سایت مرجع دانلود پایان نامه -پشتیبانی 09361998026

پایان نامه بررسی مشخصه های الکتریکی DG-SOI MOSFETs

ارسال شده در سایت پایان نامه

دانشگاه آزاد اسلامی

واحد تهران جنوب

دانشکده تحصیلات تکمیلی

سمینار برای دریافت درجه کارشناسی ارشد

مهندسی برق – الکترونیک

عنوان:

بررسی مشخصه های الکتریکی DG-SOI MOSFETs

برای رعایت حریم خصوصی اسامی استاد راهنما،استاد مشاور و نگارنده درج نمی شود

تکه هایی از متن به عنوان نمونه : (ممکن است هنگام انتقال از فایل اصلی به داخل سایت بعضی متون به هم بریزد یا بعضی نمادها و اشکال درج نشود ولی در فایل دانلودی همه چیز مرتب و کامل است)

چکیده

در این سمینار مشخصه های DG-SOI MOSFET در جهت بهینه سازی عملکرد این ترانزیستور مورد بررسی قرار گرفته است. برای بهینه سازی از روش تغییر ابعاد ترانزیستورها و کاهش ولتاژ تغذیه استفاده شده است. مزایا، نحوه بکارگیری در مدار و ساختارهای مختلف افزاره ماسفت دو گیتی سیلیکان بر روی عایق (DG-SOI MOSFET) مورد بررسی قرار گرفته است. ماسفت دو گیتی به عنوان افزاره مناسب، و ناحیه زیر آستانه به عنوان مناسب ترین ناحیه برای کاربردهای توان پایین معرفی شده اند. اثرات تغییر پارامترهای ساختاری بر روی مشخصات الکتریکی افزاره نانومتری DG-SOI MOSFET در ناحیه زیر آستانه، با استفاده از شبیه سازی در نرم افزار ISE-TCAD مورد بررسی قرار گرفته است. شبیه سازیهای انجام شده نشان می دهند که کاهش ضخامت بدنه منجر به کاهش ارتفاع سد پتانسیل و افزایش خازن موثر گیت (CG,eff) می شود، در صورتی که جریان حالت روشن افزاره (ION) کاهش می یابد؛ این امر ناشی از کاهش قابلیت حرکت الکترون ها در اثر کاهش ضخامت بدنه می باشد. با کاهش طول نواحی سورس و درین (LD,LS)، خازن های لبه ای (CFringe) کوچک می گردند و در نتیجه CG,eff کاهش می یابد، این در حالی است که مشصخه ولتاژ جریان و نیز ارتفاع سد پتانسیل تغییر چندانی نمی کنند. بررسی های انجام شده بر روی طول ناحیه ناهمپوشانی گیت (Lun) حاکی از آن است که افزایش Lun باعث کمتر شدن CG,eff و اثر کاهش سد پتانسیل القا شده توسط درین (DIBL)، و نیز افزایش نسبت جریان حالت روشن به حالت خاموش افزاره (ION/IOFF) می شود.

مقدمه

در دو دهه گذشته، فناوری CMOS به سرعت حوزه مدارهای مجتمع را در برگرفته و راهکارهایی ارزان و کارا عرضه نموده است. اگرچه افزاره دو قطبی سیلیکان هنوز کاربردهای مناسب خود را دارد ولی امروزه فقط فرایندهای CMOS به صورت یک انتخاب موفق برای مجتمع سازی سیستم های پیچیده سیگنال مرکب (دیجیتال – آنالوگ) درآمده است.

افزایش سرعت و کاهش توان مصرفی در مدارهای مجتمع CMOS همواره به عنوان یک هدف اصلی مورد توجه بوده است. در سالهای اخیر نیاز به طراحی افزاره های توان پایین به صورت قابل ملاحظه ای افزایش یافته است.

برای کاهش مصرف توان در مدارهای CMOS از روشهای مختلفی استفاده می شود که به عنوان مثال می توان به تغییر ساختار مدار، کاهش ولتاژ هزینه و تغییر ابعاد ترانزیستورها اشاره کرد. در این سمینار تغییر ابعاد ترانزیستور مورد بررسی و تحلیل قرار گرفته است.

ساختار فصول به این شرح است: در فصل اول اهمیت توان مصرفی، اجزای آن و راه های کاهش توان مصرفی بیان شده است. در فصل دوم، افزاره ماسفت دو گیتی سیلیکان بر روی عایق مورد بررسی قرار گرفته است. نشان داده شده است، این افزاره برای کاربردهای توان پایین مناسب می باشد. در فصل سوم، با استفاده از شبیه سازی کامپیوتری اطلاعات کمی مناسبی جهت بهینه سازی ابعاد افزاره برای کاربردهای توان پایین ارائه شده است.

برای دانلود متن کامل پایان نامه اینجا کلیک کنید.

 

مطالب مشابه را هم ببینید

141985615752731

فایل مورد نظر خودتان را پیدا نکردید ؟ نگران نباشید . این صفحه را نبندید ! سایت ما حاوی حجم عظیمی از پایان نامه ، تحقیق ، پروژه و مقالات دانشگاهی در رشته های مختلف است. مطالب مشابه را هم ببینید یا اینکه برای یافتن فایل مورد نظر کافیست از قسمت جستجو استفاده کنید. یا از منوی بالای سایت رشته مورد نظر خود را انتخاب کنید و همه فایل های رشته خودتان را ببینید فروش آرشیو پایان نامه روی دی وی دی

aca@

academicbooks@

پایان نامه تجدید النحو و تیسیره بین النظریه و التطبیق (التحدیات و الحلول)
پایان نامه بررسی رابطه بین نوع فرهنگ سازمانی با رضایتمندی مشتریان در بانک ملت
پایان نامه بررسی و توصیف انگیزه ارتکاب جرم
پایان نامه تاثیر کیفیت حسابرسی بر مدیریت سود و بازده آتی شرکت های دارای عرضه اولیه در بازار سرمایه ا...
دانلود پایان نامه بررسی رابطه ويژگي هاي شخصيتي با تعهد سازماني در بين كاركنان